采用自適應(yīng)連續(xù)時(shí)間線性均衡器和判決反饋均衡器算法的一種16 Gbit/s并轉(zhuǎn)串/串轉(zhuǎn)并接口
電子與信息學(xué)報(bào)
頁數(shù): 7 2023-11-15
摘要: 該文在體硅CMOS工藝下設(shè)計(jì)了一種16 Gbit/s并轉(zhuǎn)串/串轉(zhuǎn)并接口(SerDes)芯片,該SerDes由4個(gè)通道(lanes)和2個(gè)鎖相環(huán)(PLLs)組成。在接收器模擬前端(AFE)采用負(fù)阻抗結(jié)構(gòu)連續(xù)時(shí)間線性均衡器(CTLE),得到22.9 dB高頻增益,利用5-tap判決反饋均衡器(DFE)進(jìn)一步對(duì)信號(hào)碼間干擾(ISI)做補(bǔ)償,其中tap1做展開預(yù)計(jì)算處理,得到充足的時(shí)序...